## 1 Conversor DC-DC Buck

## 1.1 Anlise terica

Este capitulo tem como objetivo analisar o conversor DC-DC Buck. Assim, ser determinada a funo transferncia  $\frac{V_{out}}{V_i}$  do conversor, que permitir chegar a um fator de converso, bem como a eficincia do mesmo. Esta analise ser feita sem ter em conta as capacidades parasitas. O conversor Buck est representado na figura 1.

Figure 1: Ncleo do conversor DC-DC Buck

A anlise do conversor ser realizada em trs instantes, em que cada um est associado a uma fase. Se o circuito estiver a funcionar na fase 1  $(\phi_1)$  obtm-se o circuito representado na figura 2, mas se estiver a funcionar na fase 2  $(\phi_2)$  obtm-se o circuito da figura 3.

[width=1.1height=2.5cm]Fase1 [width=1.1height=2.5cm]Fase2 Figure 2: Fase 1 
$$(\phi_1)$$
 Figure 3: Fase 2  $(\phi_2)$ 

De forma a obter a relao  $\frac{V_{out}}{V_i}$  considera-se que existe conservao de carga entre fases. Em ambos os casos existe conservao de carga no n de sada e considerando o seguinte andamento temporal (figura 4).

[height=2.5cm]andamentotemporal

Figure 4: Andamento temporal

Considerando a conservao de carga da fase 1 para a fase 2  $(\phi_1 \to \phi_2)$  obtm-se a seguinte equao.

$$Q_{C_1}^{\phi_2} + Q_{C_{out}}^{\phi_2} + \Delta Q_{Rout} = Q_{C_1}^{\phi_1} + Q_{C_{out}}^{\phi_1}$$
 (1)

Tendo em considera<br/>o que  $\Delta Q_{Rout} = \frac{T_{clk}}{2} I_{out}$ a equa<br/>o 1 pode ser escrita da seguinte forma:

$$V_{out}[n-\frac{1}{2}]C_1 + V_{out}[n-\frac{1}{2}]C_{out} + V_{out}[n-\frac{1}{2}](\frac{T_{clk}}{2}\frac{1}{R_{out}}) = (V_i - V_{out}[n-1])C_1 + V_{out}[n-1]C_{out}$$

$$(2)$$

Considerando agora a conservao de carga da fase 2 para a fase 1  $(\phi_2 \to \phi_1)$  obtm-se a seguinte equao.

$$-Q_{C_1}^{\phi_1} + Q_{C_{out}}^{\phi_1} + \Delta Q_{Rout} = -Q_{C_1}^{\phi_2} + Q_{C_{out}}^{\phi_2}$$
$$-(V_i - V_{out}[n])C_1 + V_{out}[n]Cout + V_{out}[n](\frac{T_{clk}}{2} \frac{1}{R_{out}}) = -V_{out}[n - \frac{1}{2}]C_1 + V_{out}[n - \frac{1}{2}]C_{out}$$
(3)

Resolvendo a equa<br/>o 3 em ordem a  $V_{out}[n-\frac{1}{2}]$  e substituindo na equa<br/>o 2 obtm-se a seguinte expresso de  $\frac{V_{out}}{V_c}$ .

$$\frac{V_{out}}{V_i} = \frac{C_1(2 + \frac{T_{clk}}{2} \frac{1}{CoutR_{out}})}{4C_1 + \frac{C_1Tclk}{CoutR_{out}} + \frac{T_{clk}}{R_{out}} + \frac{Tclk^2}{4R_{out}^2Cout}}$$
(4)

Considerando  $C_{out} >> C_1$  e que  $F_{clk} = \frac{1}{Tclk}$  obtm-se:

$$\frac{V_{out}}{V_i} = \frac{2F_{clk}R_{out}C_1}{4F_{clk}R_{out}C_1 + 1} \tag{5}$$

Como  $4F_{clk}R_{out}C_1 > 1$  ento:

$$\frac{V_{out}}{V_i} = \frac{1}{2} \tag{6}$$

Assim sendo, a razo de converso do conversor de  $\frac{1}{2}$ . Atravs da equao 5 possvel chegar  $F_{clk}$  do conversor.

$$F_{clk} = \frac{V_{out}}{2R_{out}C_1(V_i - 2V_{out})} \tag{7}$$

A eficincia do conversor dada por:  $\eta = \frac{P_{out}}{P_i}$ onde  $P_{out} = V_{out}I_{out}$  e  $P_{in} = V_iI_i$ 

$$\eta = \frac{P_{out}}{P_{in}} = \frac{V_{out}I_{out}}{V_{i}I_{i}} = \frac{|V_{out}(\Delta Q_{out}^{\phi_{1}} + \Delta Q_{out}^{\phi_{2}})F_{clk}|}{|V_{i}(\Delta Q_{i}^{\phi_{1}} + \Delta Q_{i}^{\phi_{2}})F_{clk}|}$$
(8)

De forma a calcular a variao da carga  $\,$  sada e  $\,$  entrada nas duas fases, recorreu-se s figuras 5 e 6.

[width=0.8height=2.5cm]Ef1 [width=0.8height=2.5cm]Ef2 Figure 5: Fase 1 
$$(\phi_1)$$
 Figure 6: Fase 2  $(\phi_2)$ 

Considerando a conservao de carga da fase 1 para a fase 2  $(\phi_1 \to \phi_2)$  possvel retirar a variao da carga entrada e sada da fase 2.

N de sada:

$$Q_{C_1}^{\phi_2} + \Delta Q_{out}^{\phi_2} = Q_{C_1}^{\phi_1}$$

$$V_{out}C_1 + \Delta Q_{out}^{\phi_2} = (V_i - V_{out})C_1$$

$$\Delta Q_{out}^{\phi_2} = (V_i - 2V_{out})C_1$$
(9)

No n de entrada a  $\Delta Q_i^{\phi_2} = 0$ .

Considerando agora a conservao de carga da fase 2 para a fase 1 ( $\phi_2 \to \phi_1$ ) possvel retirar a variao da carga entrada e sada da fase 1.

N de sada:

$$-Q_{C_1}^{\phi_1} + \Delta Q_{out}^{\phi_1} = -Q_{C_1}^{\phi_2}$$

$$-(V_i - V_{out})C_1 + \Delta Q_{out}^{\phi_1} = -V_{out}C_1$$

$$\Delta Q_{out}^{\phi_1} = (V_i - 2V_{out})C_1$$
(10)

N de entrada:

$$Q_{C_1}^{\phi_1} + \Delta Q_i^{\phi_1} = Q_{C_1}^{\phi_1}$$

$$(V_i - V_{out})C_1 + \Delta Q_i^{\phi_1} = V_{out}C_1$$

$$\Delta Q_i^{\phi_1} = (2V_{out} - V_i)C_1$$
(11)

Substituindo a equao 8 pelas expresses obtidas para a variao na carga entrada e sada das duas fases obtm-se:

$$\eta = \frac{|V_{out}((V_i - 2V_{out})C_1 + (V_i - 2V_{out})C_1)F_{clk}|}{|V_i((2V_{out} - V_i)C_1 + 0)F_{clk}|} = |-\frac{2V_{out}}{V_i}|$$

$$\eta = \frac{2V_{out}}{V_i}$$
(12)

## 1.2 Dimensionamento dos componentes

Para dimensionar corretamente o conversor, comeou-se por escolher o tipo de transstores a utilizar, optando assim que  $S_1$  seria PMOS visto que para o conversor comear a trabalhar necessita de uma tenso mais elevada e que  $S_4$  seria NMOS para puxar essa tenso. Quanto aos outros dois transstores estes podiam ser tanto NMOS como PMOS, assim optou-se por utilizar uma configurao Transmission Gate.

Quando o interruptor est fechado existe uma resistncia intr<br/>nseca denominada por  $R_{on}$  na figura 7 e na figura 8 est representada a resist<br/>ncia  $R_{on}$  para a fase  $(\phi_1)$  e  $(\phi_2)$ .7

$$[width=0.8height=2.5cm] Fase 1 Ron \\ [width=0.8height=2.5cm] Fase 2 Ron \\ [width=0.8height=2.5cm] Fase 2 Ron \\ [width=0.8height=2.5cm] Fase 1 Ron \\ [width=0.8height=2.5cm] Fase 1 Ron \\ [width=0.8height=2.5cm] Fase 1 Ron \\ [width=0.8height=2.5cm] Fase 2 Ron \\ [width=0.$$

Figure 7: Fase 1 
$$(\phi_1)$$
 com  $R_{on}$  Figure 8: Fase 2  $(\phi_2)$  com  $R_{on}$ 

Considerando quando o circuito da figura 7 est a funcionar, na fase 1 verifica-se que estamos perante um circuito RC de segunda ordem. Contudo este pode ser aproximado a um de primeira ordem considerando os valores de  $R_{out}$  e  $C_{out}$  elevados face ao valor de  $R_{on}$  (resistncia do interruptor) e  $C_1$ , respetivamente. Assim, a constante de tempo  $(\tau)$  associada carga e descarga do condensador dada por  $2R_{on}C_1$ , assumindo um erro de 1% no fator de converso possvel chegar ao valor de  $R_{on}$  e posteriormente ao valor de W do transstor uma vez que L = 120[nm]. Realizando uma anlise semelhante

quando o circuito funciona na fase 2 verifica-se que a constante de tempo no sofre alterao.

Com base nas especificaes:

• 
$$V_i = 1.2 \text{ [V]}$$

• 
$$C_1 = 0.5[nF]$$

• 
$$R_{out} = 500[\Omega]$$

E tendo em conta que  $V_{out}$  metade do valor de entrada considerou-se  $V_{out}=0.58$  [V]. Assim pela equao 7 chegou-se a um valor de  $F_{CLK}=30$  [MHz]. Sabendo que a tenso no condensador para um circuito de primeira ordem dado pela equao 13 e o andamento temporal de carga no condensador est representado na figura 9, possvel calcular um erro de 1 % face ao valor mximo de carga. Considerando que  $V_f=0$  a equao 13 simplifica-se para  $\frac{V_{out}}{V_i}=e^{-(\frac{T}{\tau})}=erro$  sendo a carga mxima dada quando  $T=\frac{T_{CLK}}{2}$ .

[width=0.6height=2.5cm]tensaonocondensador

$$V_c = V_f - (V_f - V_i)e^{-(\frac{T}{\tau})}$$
 (13)

Figure 9: Andamento temporal de carga do condensador

Com base na explicao feita anteriormente, estamos em condies de retirar o valor de  $R_{on}$ .

$$erro = e^{-\left(\frac{T}{\tau}\right)}$$

$$erro = e^{-\left(\frac{T_{CLK}}{2(2R_{on}C_1)}\right)}$$

$$R_{on} = -\frac{T_{CLK}}{4C1\ln(erro)}$$
(14)

Atravs da equa<br/>o 14 chegou-se a um valor de  $R_{on}$  de 3.74 [ $\Omega$ ]. A resist<br/>ncia tamb<br/>m pode ser calculada a partir da equa<br/>o 15. Contudo, j tendo este valor possvel chegar ao valor de W<br/> para cada tipo de interruptor atravs de uma parametrizao no programa Cadance, onde se consider<br/>a  $\frac{L}{K(V_{(GS/SG)}-V_{(THN/THP)})}=K_r$ 

$$R_{on} = \frac{L}{WK(V_{(GS/SG)} - V_{(THN/THP)})}$$

$$\tag{15}$$

O esquemtico para realizar a parametrizao encontra-se representado na figura 10. O exemplo apresentado para o interruptor  $S_4$  que ir ser implementado com um transistor NMOS e por este motivo coloca-se uma tenso de 1.2 [V] na gate. Atravs do programa Cadance obtm-se um grfico representado na figura 11 que relaciona  $R_{on}$  com W, a variao do eixo das ordenadas corresponde a  $K_r$  mencionado em cima. Para os restantes interruptores o raciocnio semelhante, tendo em ateno os valores a colocar nas fonte de tenso  $V_0$  e  $V_1$ . Na tabela 1 encontra-se o dimensionamento para todos os interruptores considerando um erro de 1%.

[width=0.5height=4cm]ParamNmos

Figure 10: Parametrizao do transstor NMOS

[width=0.7height=6cm]ParamNo

Figure 11:  $R_{on}$  em funo de W

Table 1: Dimensionamento de interruptores

| Interruptores | Tipo           | $V_0[V]$ | $V_1$ $[V]$ | $Ron [\Omega]$ | Kr     | $W [\mu m]$ | L[nm] |
|---------------|----------------|----------|-------------|----------------|--------|-------------|-------|
| S1            | PMOS           | 1.2      | 0           | 3.7439         | 0.0020 | 527.95      | 120   |
| S2/S3         | T. Gate - PMOS | 1.2      | 0.6         | 7.4878         | 0.0053 | 117.52      | 120   |
| S2/S3         | T. Gate - NMOS | 0.6      | 1.2         | 7.4878         | 0.0012 | 156.06      | 120   |
| S4            | NMOS           | 0        | 1.2         | 3.7439         | 0.0004 | 708.58      | 120   |

## 1.3 Simulao do ncleo do conversor

Nesta seco sero apresentados os resultados obtido para o neleo do conversor. Na figura ?? encontra-se o circuito utilizado na simulao, as fases 1  $(\phi_1)$  e 2  $(\phi_2)$  foram implementadas atravs de uma fonte  $V_{pulse}$  em que a fase  $(\phi_1)$  o inverso da fase 2  $(\phi_2)$ .

Numa primeira anlise considerou-se que  $C_{out}=10~[\mathrm{pF}]$  e  $R_{out}=500~[\Omega]$ , contudo a onda sada encontrava-se cerca de 300 [mV] abaixo do valor

pretendido. Ao realizar vrios testes observou-se que ao aumentar  $R_{out}$  o tempo de descarga do condensador diminua e por sua vez quanto maior fosse o valor de  $C_{out}$  menor era o valor de ripple e o valor de tenso sada tambm diminua significativamente. De forma a ter um valor de ripple o mais baixo possvel e o valor de sada perto 600 [mV], optou-se por aumentar  $C_{out} = 10$  [nF] e  $R_{out} = 1$  [ $k\Omega$ ].

Os resultados obtidos encontram-se representados na figura ??.

A tenso sada do conversor de 580.21[mV] tendo um valor de ripple de 0.841 [mV], sendo estes valores bastante aceitveis para o ncleo do conversor.